潘松EDA-VHDL第五版课件
2024-01-25 22:00:05 14.36MB vhdl
1
用VHDL语言编写, (1)实现多功能数字钟的蜂鸣器发声(音乐)以及发光二极管闪烁提醒整点报时。 (2)正确的校时校分。 (3)设计简单易懂,便于大家学习。
2022-11-25 15:52:39 177KB EDA VHDL语言
1
潘松、黄继业的《EDA技术与VHDL》(第2版)完整PPT:第1章 概述;第2章PLD硬件特性与编程技术;第3章VHDL基础;第4章 Quartus使用方法;第5章 VHDL状态机;第6章 16位CISC CPU设计;第7章 VHDL语句;第8章 VHDL结构;第9章 DSP Builder设计初步;第10章 DSP Builder设计深入。各章节内容完整,我自己按照这个学习了一遍。
2022-10-21 16:47:50 11.52MB 潘松、EDA、VHDL、PPT
1
资源包含文件:课程设计报告+硬连线控制器指令+源文件 1、设计一个硬连线控制器,和 TEC-8 模型计算机的数据通路结合在一起,构成一个完整的CPU,该 CPU 要求: ① 能够完成控制台操作:启动程序运行、读存储器、写存储器、读寄存器和写寄存器。 ② 能够执行表 1 中的指令,完成规定的指令功能。 2、在 QuartusⅡ下对硬布线控制器设计方案进行编程和编译。 3、在编译后的硬布线控制器下载到 TEC-8 实验台上的 ISP 器件 EPM7128 中去,使 EPM7128 成为一个硬布线控制器。 4、根据指令系统,编写检测硬连线控制器正确性的测试程序,并用测试程序对硬布线控制器在单拍方式下进行测试,直到成功。 5、在调试成功的基础上,整理出设计文件。 ① 硬连线控制器逻辑模块图; ② 硬连线控制器指令周期流程图; ③ 硬连线控制器的硬件描述语言源程序; ④ 测试程序; ⑤ 设计说明书; ⑥ 调试总结。 详细介绍参考:https://blog.csdn.net/sheziqiong/article/details/122395146?spm=1001.2014.3001.5501
2022-06-08 17:02:51 3.25MB EDA VHDL QuartusⅡ 硬连线控制器
对EDA技术和VHDL基础做了详细讲解,给初学者提供简明易懂的学习资料
2022-06-01 01:56:18 6.11MB EDA VHDL
1
第1章 EDA技术综合应用设计基础
第2章 多路彩灯控制器的设计与分析
第3章 智力抢答器的设计与分析
第4章 电子密码锁的设计与分析
第5章 微波炉控制器的设计与分析
第6章 交通控制器的设计与分析
第7章 综合计时系统的设计与分析
第8章 数据采集控制系统的设计与分析
第9章 电梯控制器的设计与分析
第10章 车载DVD位控系统的设计与分析
第11章 直接数字频率合成器的设计与分析
第12章 图像边缘检测器的设计与 分析
第13章 等精度数字频率计的设计与分析
第14章 出租车计费系统的设计与分析
第15章 低频数字相位测量仪的设计与分析
第16章 电压控制LC振荡器的设计与分析
2022-05-23 15:28:55 5.82MB eda vhdl 实例
1
这是一个EDA平台下,以VHDL语言设计的编码器译码器的实现,内附截图 是一个完整的课程设计报告,实现仿真效果。。
2022-05-17 23:29:09 130KB EDA,VHDL,编码器译码器
1
电子专业的考试卷,内容主要是VHDL语言的编程,EDA的基础知识,是期末复习的好材料
2022-05-02 15:48:44 578KB EDA VHDL Word
1
用VHDL语言设计的一个能显示 12/24 小时计时与报时等功能的时钟。
2022-03-30 09:39:31 2.18MB 12/24小时 EDA VHDL
1
本书系统地介绍了有关可编程逻辑器件的基本知识以及相关软件的使用方法,讲述了FPGA电路设计的方法和技巧,并给出了设计实例。本书主要内容包括:FPGA设计概述、Altera可编程逻辑器件、VHDL硬件描述语言、Quar tusIl6.0集成环境介绍、Altera器件的配置与调试、QuartusII中的宏模块、FPGA设计中的基本问题和FPGA电路设计实例。   本书内容全面,取材新颖,叙述清楚,理论联系实际,突出实用特色,并使用大量图表说明问题,便于读者对内容的理解和掌握。   本书既可用作高等工科院校电子与通信类专业高年级本科生和研究生相关课程的教材和参考书,又可作为广大电子设计人员的设计参考书或使用手册。 目录: 第1章 绪论  1.1 EDA的发展历程  1.2 可编程逻辑器件   1.2.1 ASIC的分类   1.2.2 SPLD   1.2.3 EPI-fD和CPLD   1.2.4 FPGA   1.2.5 FPGA与CPLD的比较   1.2.6 PLD厂商介绍  1.3 PLD的设计   1.3.1 设计方法   1.3.2 设计流程   1.3.3 基于IP的设计 第2章 Altera可编程逻辑器件.  2.1 概述  2.2 FPGA   2.2.1 Stratix器件   2.2.2 StratixII器件   2.2.3 Cyclone器件   2.2.4 CycloneII器件   2.2.5 SIratixGX器件   2.2.6 StratixIIGX器件  2.3 CPLD   2.3.1 MAX3000A器件   2.3.2 MAXII器件  2.4 结构化ASIC   2.4.1 简述   2.4.2 HardCopyII器件  2.5 成熟器件   2.5.1 FLEX1OK系列   2.5.2 FLEX8000系列   2.5.3 FLEX6000系列   2.5.4 ACEXlK系列   2.5.5 APEX20K系列   2.5.6 Mercury系列   2.5.7 Excalibur系列   2.5.8 MAX9000系列   2.5.9 MAX7000系列   2.5.10 MAX5000系列   2.5.11 Classic系列  2.6 器件选型指南 第3章 硬件描述语言  3.1 硬件描述语言概述  3.2 VHDL程序的基本结构   3.2.1 实体说明   3.2.2 结构体   3.2.3 配置   3.2.4 库   3.2.5 程序包  3.3 VHDL的描述方法   3.3.1 标识符   3.3.2 词法单元   3.3.3 数据对象   3.3.4 数据类型   3.3.5 操作运算符  3.4 VHDL的常用语句   3.4.1 并行语句   3.4.2 顺序语句 第4章 QuartusII集成环境 第5章 A11Eera器件的配置与调试 第6章 QuartusII中的宏模块 第7章 FPGA设计中的基本问题 第8章 FPGA电路设计实例 附录A 文件的后缀 附录B 相关网址检索 参考文献
2022-02-25 11:12:20 17.07MB FPGA EDA VHDL QuartusIl
1